Sprungmarken

Servicenavigation

Hauptnavigation

Sie sind hier:

Hauptinhalt

Signal-Integrity: Effekte beim Einsatz nano-/ mikroelektronischer Komponenten auf Leiterplatten

Aktuelles

Das Ministerium für Kultur und Wissenschaft NRW hat den Beginn der Vorlesungszeit für das Sommersemester neu festgesetzt und vom 6. April auf den 20. April (Ende der Osterferien) verschoben. Zum Beginn der Vorlesungszeit werden an dieser Stelle Informationen zum Ablauf dieser Lehrveranstaltung bekannt gegeben. (Stand: 01.04.2020).

  • Die Veranstaltung beginnt am 22.04.2020.
  • Melden Sie sich bitte vor der ersten Veranstaltung per Mail (werner.john@pyramide2525.de) an. Informationen über den weiteren Ablauf der Veranstaltung werden Ihnen per Mail mitgeteilt.

Inhalt

Die Vorlesung richtet sich an Studierende der Elektrotechnik und Informationstechnik.

Folgenden Themen werden behandelt:

  1. SI-Effekte beim Einsatz von nano-/mikroelektronischen Komponenten auf Leiterplatten (Einführung)
  2. Problemstellung SI-EDA im Leiterplattenentwurf
  3. Grundlagen zur SI-Analyse
  4. Bauelementtechnologie und SI-Effekte (nano-/mikroelektronischen Komponenten)
  5. High-Speed-Verhalten von digitalen Bauelementen
  6. Leitungen auf Leiterplatten und High-Speed-Verhalten von digitalen Bauelementen
  7. Reflexion/Crosstalk und Leitungsabschlüsse (Einflüsse der geometrischen und elektrischen Parameter auf den Spannungsverlauf)
  8. Leitungsnetze auf Printed Circuit Boards
  9. Modelle für digitale Bauelemente

 

Vorlesung

Dozent Termin Ort Beginn

mittwochs 14:00 - 15:30

P1-04-207

22.04.2020

 

Übung

Betreuer Termin Ort Beginn

M.Sc. Carina Austermann

mittwochs 15:45 - 16:30

P1-04-207

22.04.2020

 

Vorlesungs- und Übungsunterlagen

Sämtliche Unterlagen zur Veranstaltung werden im entsprechenden Moodle-Arbeitsraum bereitgestellt. Mit dem Beginn der Veranstaltung stehen die Vorlesungsfolien zum Download bereit. Die Übungsunterlagen werden spätestens eine Woche vor der jeweiligen Übung bereitgestellt.
Um für den Moodle-Raum freigeschaltet zu werden, ist eine LSF-Anmeldung für die Übung "Signal-Integrity" (Veranstaltungsnummer 080210) notwendig. Innerhalb von 24 Stunden nach der Anmeldung im LSF erfolgt die automatisierte Freischaltung im Moodle-System. Wenden Sie sich bei Problemen an den Ansprechpartner der Veranstaltung.

 

Sprechstunden

Vor oder nach der Vorlesung.

 

Literatur

Folgende Literatur wird für die Vorlesung empfohlen:

  1. Madhavan Swaminathan - A. Ege Engin; Prentice Hall : Power Integrity Modeling and Design for Semiconductors and Systems; 1 edition, 2007
  2. Bharathi Bhat – Shiban K. Koul; John Wiley & Sons : Stripline-Like Transmission Lines for Microwave Integrated Circuits; 1989
  3. H. Müller; Eugen G.: Hochtechnologie-Multilayer; Leuze Verlag; 1988
  4. Charles S. Walker: Capacitance, Inductance and Crosstalk Analysis; 1990
  5. Howard W. Johnson – Martin Graham : High-Speed Digital Design;1993
  6. B. Young: Digital Signal Integrity; 2001
  7. B. C. Wadell: Transmission Line Design Handbook

 



Nebeninhalt

Kontakt

Dr.-Ing. Werner John
M. Sc. Carina Austermann
Wissenschaftliche Angestellte
Tel.: 0231 755-4306